MATLAB TARGET SUPPORT PACKAGE 4 - FOR USE WITH TEXAS INSTRUMENTS C5000 Manual de usuario Pagina 94

  • Descarga
  • Añadir a mis manuales
  • Imprimir
  • Pagina
    / 125
  • Tabla de contenidos
  • MARCADORES
  • Valorado. / 5. Basado en revisión del cliente
Vista de pagina 93
P á g i n a | 81
3.3.8.3.3.9 Divisor de Prescalador del reloj TB (TB clock prescaler
divider).
Esta opción de configuración permite establecer la velocidad en la que se
incrementará o decrementará el contador time-base (TB), y además se encarga
de establecer el prescalamiento que va a tener la señal SYSCLKOUT.
Para calcular el TBCLK se utiliza la siguiente ecuación:
TBCLK = SYSCLKOUT / (HSPCLKDIV * CLKDIV) (4)
Por ejemplo se asume que por defecto CLKDIV y HSCLKDIV tienen un
valor 1, y por defecto la frecuencia de SYSCLKOUT es 100 Mhz por lo tanto:
TBCLK = 100 MHz = 100 MHz / (1 * 1) (5)
Las opciones de configuración para el TB clock prescaler divider son: 1,
2, 4, 8, 16, 32, 64, y 128.
Fig. 3.48. Diagrama sub módulo Time Base (TB), del módulo ePWM.
Vista de pagina 93
1 2 ... 89 90 91 92 93 94 95 96 97 98 99 ... 124 125

Comentarios a estos manuales

Sin comentarios